Eine Phasenregelschleife, auch als englisch phase-locked loop (PLL) bezeichnet, ist eine elektronische Schaltungsanordnung, die die Phasenlage und damit zusammenhängend die Frequenz eines veränderbaren Oszillators über einen geschlossenen Regelkreis so beeinflusst, dass die Phasenabweichung zwischen einem äußeren Referenzsignal und dem Oszillator oder einem daraus abgeleiteten Signal möglichst konstant ist.

Property Value
dbo:abstract
  • Eine Phasenregelschleife, auch als englisch phase-locked loop (PLL) bezeichnet, ist eine elektronische Schaltungsanordnung, die die Phasenlage und damit zusammenhängend die Frequenz eines veränderbaren Oszillators über einen geschlossenen Regelkreis so beeinflusst, dass die Phasenabweichung zwischen einem äußeren Referenzsignal und dem Oszillator oder einem daraus abgeleiteten Signal möglichst konstant ist. Anwendungen findet die PLL in der Nachrichten-, Regel- und Messtechnik wie beispielsweise zur Realisierung von Filtern, zur Modulation und Demodulation, in digitalen Kommunikationssystemen zur Taktrückgewinnung und Synchronisation. (de)
  • Eine Phasenregelschleife, auch als englisch phase-locked loop (PLL) bezeichnet, ist eine elektronische Schaltungsanordnung, die die Phasenlage und damit zusammenhängend die Frequenz eines veränderbaren Oszillators über einen geschlossenen Regelkreis so beeinflusst, dass die Phasenabweichung zwischen einem äußeren Referenzsignal und dem Oszillator oder einem daraus abgeleiteten Signal möglichst konstant ist. Anwendungen findet die PLL in der Nachrichten-, Regel- und Messtechnik wie beispielsweise zur Realisierung von Filtern, zur Modulation und Demodulation, in digitalen Kommunikationssystemen zur Taktrückgewinnung und Synchronisation. (de)
dbo:isbn
  • 0-792-37602-1
  • 1-878707-47-7
  • 978-0-071-49375-8
dbo:originalTitle
  • Digital Frequency Synthesis Demystified - DDS and Fractional-N PLLs (de)
  • Low-Noise RF Signal Generator Design (de)
  • Phase-Locked Loops (de)
  • Phase-Locked Loops For Wireless Communications (de)
  • Digital Frequency Synthesis Demystified - DDS and Fractional-N PLLs (de)
  • Low-Noise RF Signal Generator Design (de)
  • Phase-Locked Loops (de)
  • Phase-Locked Loops For Wireless Communications (de)
dbo:thumbnail
dbo:wikiPageExternalLink
dbo:wikiPageID
  • 247416 (xsd:integer)
dbo:wikiPageRevisionID
  • 157523056 (xsd:integer)
prop-de:auflage
  • 2 (xsd:integer)
  • 6 (xsd:integer)
prop-de:autor
  • Bar-Giora Goldberg
  • Donald R. Stephens
  • Roland E. Best
  • Dieter Scherer, Bill Chan, Fred Ives, William Crilly, Donald Mathiesen
prop-de:jahr
  • 1999 (xsd:integer)
  • 2002 (xsd:integer)
  • 2007 (xsd:integer)
  • Feb. 1981
prop-de:ort
  • Eagle Rock
dc:publisher
  • Kluwer
  • McGraw-Hill
  • Hewlett-Packard Journal
  • LLH Technology Publishing.
dct:subject
rdf:type
rdfs:comment
  • Eine Phasenregelschleife, auch als englisch phase-locked loop (PLL) bezeichnet, ist eine elektronische Schaltungsanordnung, die die Phasenlage und damit zusammenhängend die Frequenz eines veränderbaren Oszillators über einen geschlossenen Regelkreis so beeinflusst, dass die Phasenabweichung zwischen einem äußeren Referenzsignal und dem Oszillator oder einem daraus abgeleiteten Signal möglichst konstant ist. (de)
  • Eine Phasenregelschleife, auch als englisch phase-locked loop (PLL) bezeichnet, ist eine elektronische Schaltungsanordnung, die die Phasenlage und damit zusammenhängend die Frequenz eines veränderbaren Oszillators über einen geschlossenen Regelkreis so beeinflusst, dass die Phasenabweichung zwischen einem äußeren Referenzsignal und dem Oszillator oder einem daraus abgeleiteten Signal möglichst konstant ist. (de)
rdfs:label
  • Phasenregelschleife (de)
  • Phasenregelschleife (de)
owl:sameAs
prov:wasDerivedFrom
foaf:depiction
foaf:isPrimaryTopicOf
is dbo:wikiPageDisambiguates of
is dbo:wikiPageRedirects of
is foaf:primaryTopic of