Als non-recurring engineering costs bezeichnet man den Bestandteil der Fixkosten, der einmalig auftritt (Einmalkosten). Im Geschäftsfeld der Mikroelektronik sind damit die Aufwände für die Herstellung der Fotomasken, einzelner Muster, Layout, Erstellung des Testprogramms und der Testvorbereitung gemeint. Die NRE-Kosten werden insbesondere beim Vergleich der ASIC-Herstellungsmethoden „Full Custom“, „Standard Cell“, „Gate Array“ und FPGA herangezogen. Die NRE-Kosten sind bei den beiden zuerst genannten gleich hoch, bei der Verwendung von Gate-Array-Halbzeugen entfällt ein Großteil der Aufwendungen für Masken und Layout, während die NRE-Kosten bei der Verwendung von FPGAs als eigenständiger Rechnungsposten gänzlich verschwinden. Bei der Verwendung von programmierbarer Logik (PLD) sind die NRE

Property Value
dbo:abstract
  • Als non-recurring engineering costs bezeichnet man den Bestandteil der Fixkosten, der einmalig auftritt (Einmalkosten). Im Geschäftsfeld der Mikroelektronik sind damit die Aufwände für die Herstellung der Fotomasken, einzelner Muster, Layout, Erstellung des Testprogramms und der Testvorbereitung gemeint. Die NRE-Kosten werden insbesondere beim Vergleich der ASIC-Herstellungsmethoden „Full Custom“, „Standard Cell“, „Gate Array“ und FPGA herangezogen. Die NRE-Kosten sind bei den beiden zuerst genannten gleich hoch, bei der Verwendung von Gate-Array-Halbzeugen entfällt ein Großteil der Aufwendungen für Masken und Layout, während die NRE-Kosten bei der Verwendung von FPGAs als eigenständiger Rechnungsposten gänzlich verschwinden. Bei der Verwendung von programmierbarer Logik (PLD) sind die NRE-Kosten des Herstellers auf die Stückkosten des PLD-Käufers umgelegt. (de)
  • Als non-recurring engineering costs bezeichnet man den Bestandteil der Fixkosten, der einmalig auftritt (Einmalkosten). Im Geschäftsfeld der Mikroelektronik sind damit die Aufwände für die Herstellung der Fotomasken, einzelner Muster, Layout, Erstellung des Testprogramms und der Testvorbereitung gemeint. Die NRE-Kosten werden insbesondere beim Vergleich der ASIC-Herstellungsmethoden „Full Custom“, „Standard Cell“, „Gate Array“ und FPGA herangezogen. Die NRE-Kosten sind bei den beiden zuerst genannten gleich hoch, bei der Verwendung von Gate-Array-Halbzeugen entfällt ein Großteil der Aufwendungen für Masken und Layout, während die NRE-Kosten bei der Verwendung von FPGAs als eigenständiger Rechnungsposten gänzlich verschwinden. Bei der Verwendung von programmierbarer Logik (PLD) sind die NRE-Kosten des Herstellers auf die Stückkosten des PLD-Käufers umgelegt. (de)
dbo:isbn
  • 3-446-21288-4
  • 3-446-21607-3
dbo:originalTitle
  • Handbuch der Electronic Design Automation (de)
  • Programmierbare Logikbauelemente (de)
  • Handbuch der Electronic Design Automation (de)
  • Programmierbare Logikbauelemente (de)
dbo:wikiPageID
  • 6209818 (xsd:integer)
dbo:wikiPageRevisionID
  • 116405956 (xsd:integer)
prop-de:autor
  • Axel Sikora
  • Dirk Jansen
dct:subject
bibo:pages
  • 229
  • 420ff
rdf:type
rdfs:comment
  • Als non-recurring engineering costs bezeichnet man den Bestandteil der Fixkosten, der einmalig auftritt (Einmalkosten). Im Geschäftsfeld der Mikroelektronik sind damit die Aufwände für die Herstellung der Fotomasken, einzelner Muster, Layout, Erstellung des Testprogramms und der Testvorbereitung gemeint. Die NRE-Kosten werden insbesondere beim Vergleich der ASIC-Herstellungsmethoden „Full Custom“, „Standard Cell“, „Gate Array“ und FPGA herangezogen. Die NRE-Kosten sind bei den beiden zuerst genannten gleich hoch, bei der Verwendung von Gate-Array-Halbzeugen entfällt ein Großteil der Aufwendungen für Masken und Layout, während die NRE-Kosten bei der Verwendung von FPGAs als eigenständiger Rechnungsposten gänzlich verschwinden. Bei der Verwendung von programmierbarer Logik (PLD) sind die NRE (de)
  • Als non-recurring engineering costs bezeichnet man den Bestandteil der Fixkosten, der einmalig auftritt (Einmalkosten). Im Geschäftsfeld der Mikroelektronik sind damit die Aufwände für die Herstellung der Fotomasken, einzelner Muster, Layout, Erstellung des Testprogramms und der Testvorbereitung gemeint. Die NRE-Kosten werden insbesondere beim Vergleich der ASIC-Herstellungsmethoden „Full Custom“, „Standard Cell“, „Gate Array“ und FPGA herangezogen. Die NRE-Kosten sind bei den beiden zuerst genannten gleich hoch, bei der Verwendung von Gate-Array-Halbzeugen entfällt ein Großteil der Aufwendungen für Masken und Layout, während die NRE-Kosten bei der Verwendung von FPGAs als eigenständiger Rechnungsposten gänzlich verschwinden. Bei der Verwendung von programmierbarer Logik (PLD) sind die NRE (de)
rdfs:label
  • Non-recurring engineering costs (de)
  • Non-recurring engineering costs (de)
owl:sameAs
prov:wasDerivedFrom
foaf:isPrimaryTopicOf
is dbo:wikiPageDisambiguates of
is dbo:wikiPageRedirects of
is foaf:primaryTopic of