"107247"^^ . . . . . . . "Die MIPS-Architektur (englisch Microprocessor without interlocked pipeline stages; deutsch etwa \u201EMikroprozessor ohne verschr\u00E4nkte Pipeline-Stufen\u201C) ist eine Befehlssatzarchitektur im RISC-Stil, die ab 1981 von John L. Hennessy und seinen Mitarbeitern an der Stanford-Universit\u00E4t entwickelt wurde. Die Weiterentwicklung erfolgte ab 1984 bei der neugegr\u00FCndeten Firma MIPS Computer Systems Inc., sp\u00E4ter MIPS Technologies. MIPS war urspr\u00FCnglich eine 32-Bit-Architektur, die 64-Bit-Erweiterung folgte 1991 und wurde mit dem R4000 eingef\u00FChrt. Viele RISC-Architekturen aus dieser Zeit beeinflussten sich gegenseitig, hierzu geh\u00F6ren Sun SPARC, DECs Alpha-Prozessor oder Hewlett-Packards PA-RISC. Die MIPS-Architektur nutzt das Register/Register-Ausf\u00FChrungsmodell."@de . "MIPS-Architektur"@de . . "1-55860-724-2" . . . . . . . . . "Die MIPS-Architektur (englisch Microprocessor without interlocked pipeline stages; deutsch etwa \u201EMikroprozessor ohne verschr\u00E4nkte Pipeline-Stufen\u201C) ist eine Befehlssatzarchitektur im RISC-Stil, die ab 1981 von John L. Hennessy und seinen Mitarbeitern an der Stanford-Universit\u00E4t entwickelt wurde. Die Weiterentwicklung erfolgte ab 1984 bei der neugegr\u00FCndeten Firma MIPS Computer Systems Inc., sp\u00E4ter MIPS Technologies. Die MIPS-Architektur nutzt das Register/Register-Ausf\u00FChrungsmodell."@de . . "3"^^ . . "4"^^ . "0-12-374493-8" . . . "2003"^^ . . . "2008"^^ . "144031099"^^ . . . . . . . "Morgan Kaufmann Publishers" . "Computer Organization & Design, The Hardware / Software Interface"@de . . "San Francisco"^^ . "Computer Architecture \u2013 A Quantitative Approach"@de .